公司新闻

Mentor Graphics推出ModelSim 5.6版提供更高工作效能和最新除错功能

   Mentor Graphics子公司Model Technology于日前宣布推出ModelSim®5.6版,进一步强化Mentor在混合语言仿真的领导地位。ModelSim 5.6提供多项新特色和强化其功能,包括增加二倍的执行速度、新增加的除错工具和新的回归测试流程,可大幅提升设计工程师生产力,加快新产品的上市时间。
  
   Mentor Graphics®, Model Tech的行销总监John Lenyo表示,Mentor计划提供一套完整解决方案,包括更强大的工作效能和更良好的除错能力,ModelSim 5.6正是此项策略的下一步,它对整个仿真流程进行大幅改良,范围从设计输入到逻辑闸层级仿真。
  
  改善整个流程的效能
   ModelSim 5.6最高可以提供两倍的仿真效能,为设计工程师带来最强大的混合语言仿真工具;另外它还提供一个新选项,让工程师只须将设计加载一次,不必每次执行仿真时都重新加载设计数据和SDF文件,这对回归测试或包含多个SDF档案的大型Gate-Level设计的仿真特别有用。
  
  新的互动除错功能
   ModelSim 5.6包含三项新增除错功能,可以大幅提高设计人员生产力。首先是一个新的可视化追踪引擎,让设计工程师透过图形化的设计显示方式,迅速顺向或反向追踪问题来源。其次是称为ChaseX™的新追踪功能,它会自动寻找任何电路上未知数值( X )的来源,同时显示整个逻辑路径。最后是C语言的整合除错功能,让设计工程师在ModelSim原始码窗口直接察看C或C++程序代码,大幅简化仿真过程的PLI、FLI或其它C程序除错。
  
  使用更方便
   为让各项功能的操作更简单,ModelSim 5.6包含一套新的硬件描述语言编辑器,可支持完整的Verilog和VHDL语法,并自动输入一些很难记忆的语言结构,让专家或新使用者都能更快完成设计。另外还有新设计与测试平台精灵(testbench wizard),进一步把有关于仿真建立的多个工作自动化,让新使用者在更短时间内执行设计仿真。
  
  供应时程
   ModelSim 5.6版预订从今年四月初开始供应,Mentor Graphics并会提供阶段使用的授权方式(term licenses)。
  
  关于 Model Technology
   Model Technology Inc.是Mentor Graphics 的子公司 – 它是 HDL 硬件仿真工具的领导厂商,提供最新的仿真科技给ASIC及FPGA设计工作者,不论是VHDL, Verilog或者是mixed-HDL语言,更可适用于任何工作平台(Unix, Windows, Linux)。Model Tech的总部设于美国奥勒冈州(Oregon, Portland),拥有28个sales及遍布全球各地的办公室,包括美国、欧洲、日本及亚太地区。关于详细的Model Tech产品及技术,请参阅http://www.model.com/.
  
  关于 Mentor Graphics
   Mentor拥有世界一流的电子软/硬件设计解决方案,为全球最成功的电子与半导体公司提供电子自动设计化的产品与咨询服务;同时,也是今年第五度蝉连美国的最佳软件技术协助成就奖(STAR Award)的公司。Mentor成立于1981年,去年营收将近6亿美元,全球约雇用 3,100 员工。公司总部位于美国奥勒冈州(Oregon),地址为 8005 S.W. Boeckman Road,Wilsonville, Oregon 97070-7777. 硅谷总公司则位于1001 Ridder Park Drive, San Jose, California 95131-2314. 全球信息网网址: http://www.mentor.com/.